XC2C256-7TQG144C QFP144 xilinx čipy 1,8V Vstupní-výstupní množství 118 FLASH PLD IC elektronické
Vlastnosti produktu
TYP | POPIS | VYBRAT |
Kategorie | Integrované obvody (IC) |
|
Mfr | AMD Xilinx |
|
Série | CoolRunner II |
|
Balík | Zásobník |
|
Stav produktu | Aktivní |
|
Programovatelný typ | V System Programmable |
|
Doba zpoždění tpd(1) Max | 6,7 ns |
|
Napájení – interní | 1,7V ~ 1,9V |
|
Počet logických prvků/bloků | 16 |
|
Počet makrobuněk | 256 |
|
Počet bran | 6000 |
|
Počet I/O | 118 |
|
Provozní teplota | 0 °C ~ 70 °C (TA) |
|
Typ montáže | Pro povrchovou montáž |
|
Balíček / pouzdro | 144-LQFP |
|
Dodavatelský balíček zařízení | 144-TQFP (20×20) |
|
Základní číslo produktu | XC2C256 |
|
Nahlásit chybu informací o produktu
Zobrazit podobné
Dokumenty a média
TYP ZDROJE | ODKAZ |
Datové listy | XC2C256 Datasheet |
Informace o životním prostředí | Xiliinx RoHS Cert |
Doporučený produkt | CoolRunner™-II CPLD |
Sestavení/původ PCN | Změna LeadFrame Mult Dev 29. října 2018 |
HTML datový list | XC2C256 Datasheet |
Environmentální a exportní klasifikace
ATRIBUT | POPIS |
Stav RoHS | V souladu s ROHS3 |
Úroveň citlivosti na vlhkost (MSL) | 3 (168 hodin) |
Stav REACH | REACH nedotčeno |
ECCN | EAR99 |
HTSUS | 8542,39,0001 |
Komplexní programovatelné logické zařízení (CPLD) je logické zařízení se zcela programovatelnými poli AND/OR a makrobuňkami.Makrobuňky jsou hlavními stavebními bloky CPLD, které obsahují složité logické operace a logiku pro implementaci disjunktivních výrazů normálního tvaru.AND/OR pole jsou zcela přeprogramovatelná a zodpovědná za provádění různých logických funkcí.Makrobuňky lze také definovat jako funkční bloky odpovědné za provádění sekvenční nebo kombinatorické logiky.
Komplexní programovatelné logické zařízení je inovativní produkt ve srovnání s dřívějšími logickými zařízeními, jako jsou programovatelná logická pole (PLA) a programovatelná logika pole (PAL).Dřívější logická zařízení nebyla programovatelná, takže logika byla postavena kombinací více logických čipů dohromady.CPLD má složitost mezi PAL a poli programovatelných hradlových polí (FPGA).Má také architektonické prvky jak PAL, tak FPGA.Hlavním architektonickým rozdílem mezi CPLD a FPGA je to, že FPGA jsou založeny na vyhledávacích tabulkách, zatímco CPLD jsou založeny na moři-bránách.
Společnými rysy CPLD a FPGA je, že oba mají velký počet hradel a flexibilní opatření pro logiku.Zatímco společné vlastnosti mezi CPLD a PAL zahrnují energeticky nezávislou konfigurační paměť.CPLD jsou lídry na trhu programovatelných logických zařízení, mají mnoho výhod, jako je pokročilé programování, nízké náklady, jsou energeticky nezávislé a snadno se používají.
Akomplexní programovatelné logické zařízení(CPLD) jeprogramovatelné logické zařízeníse složitostí mezi tímPALaFPGAa architektonické prvky obou.Hlavním stavebním kamenem CPLD je amakrobuňka, který obsahuje implementaci logikydisjunktivní normální formavýrazy a specializovanější logické operace.
Funkce[Upravit]
Některé z funkcí CPLD jsou společnéPAL:
- Energeticky nezávislá konfigurační paměť.Na rozdíl od mnoha FPGA externí konfiguraceROMnení vyžadováno a CPLD může fungovat okamžitě po spuštění systému.
- U mnoha starších zařízení CPLD směrování omezuje většinu logických bloků, aby měly vstupní a výstupní signály připojené k externím kolíkům, což snižuje příležitosti pro ukládání vnitřního stavu a hluboce vrstvenou logiku.U větších CPLD a novějších produktových rodin CPLD to obvykle není faktor.
Další vlastnosti jsou společné sFPGA:
- K dispozici velké množství bran.CPLD mají obvykle ekvivalent tisíců až desetitisícůlogická hradla, umožňující implementaci středně komplikovaných zařízení pro zpracování dat.PAL mají obvykle nanejvýš několik stovek ekvivalentů hradel, zatímco FPGA se obvykle pohybují od desítek tisíc do několika milionů.
- Některá ustanovení pro logiku pružnější nežsoučet produktuvýrazů, včetně komplikovaných cest zpětné vazby mezi makro buňkami, a specializované logiky pro implementaci různých běžně používaných funkcí, jako napřcelé číslo aritmetický.
Nejnápadnějším rozdílem mezi velkým CPLD a malým FPGA je přítomnost energeticky nezávislé paměti na čipu v CPLD, která umožňuje použití CPLD pro „zavaděč” před předáním řízení jiným zařízením, která nemají vlastní trvalé úložiště programu.Dobrým příkladem je situace, kdy se CPLD používá k načítání konfiguračních dat pro FPGA z energeticky nezávislé paměti.[1]
Vyznamenání[Upravit]
CPLD byly evolučním krokem od ještě menších zařízení, která jim předcházela,CHKO(první odeslánoSignetika), aPAL.Těm zase předcházelystandardní logikaprodukty, které nenabízely žádnou programovatelnost a byly používány k vytváření logických funkcí fyzickým propojením několika standardních logických čipů (nebo jejich stovek) dohromady (obvykle s kabeláží na desce nebo deskách s plošnými spoji, ale někdy, zejména pro prototypování, pomocídrátěný obalelektrické vedení).
Hlavní rozdíl mezi architekturami zařízení FPGA a CPLD spočívá v tom, že CPLD jsou interně založenyvyhledávací tabulky(LUT), zatímco FPGA používajílogické bloky.