objednávka_bg

produkty

LCMXO2-256HC-4TG100C Originální a nový s konkurenční cenou na skladě Dodavatel IC

Stručný popis:

Complex Programmable Logic Device (CPLD) je aplikačně specifický integrovaný obvod (ASIC) v integrovaném obvodu LSI (Large Scale Integrated Circuit).Je vhodný pro řízení intenzivního návrhu digitálního systému a jeho řízení zpoždění je pohodlné.CPLD je jedním z nejrychleji rostoucích zařízení v integrovaných obvodech.
Komponenty CPLD
CPLD je komplexní programovatelné logické zařízení s velkým rozsahem a složitou strukturou, které patří do řady rozsáhlých integrovaných obvodů.

 


Detail produktu

Štítky produktu

Vlastnosti produktu

Pbfree kód Ano
Rohsův kodex Ano
Kód životního cyklu součásti Aktivní
Výrobce Ihs MŘÍŽKOVÁ SEMICONDUCTOR CORP
Kód balení součásti QFP
Popis balíčku LFQFP,
Počet pinů 100
Dosáhněte kodexu shody v souladu
Kód ECCN EAR99
HTS kód 8542.39.00.01
Výrobce Samacsys Mřížkový polovodič
Další funkce FUNGUJE TAKÉ PŘI JMENOVITÉM NAPÁJENÍ 3,3 V
Kód JESD-30 S-PQFP-G100
Kód JESD-609 e3
Délka 14 mm
Úroveň citlivosti na vlhkost 3
Počet vyhrazených vstupů  
Počet I/O linek  
Počet vstupů 55
Počet výstupů 55
Počet terminálů 100
Provozní teplota-Max 85 °C
Provozní teplota - min  
Organizace 0 VYHRADENÝCH VSTUPŮ, 0 I/O
Funkce výstupu SMÍŠENÝ
Materiál těla balení PLAST/EPOXID
Kód balíčku LFQFP
Kód ekvivalence balíčku TQFP100,.63SQ
Tvar balíčku NÁMĚSTÍ
Styl balíčku FLATPACK, NÍZKÝ PROFIL, JEMNÁ ROZTEČ
Způsob balení ZÁSOBNÍK
Špičková teplota přelivu (Cel) 260
Zásoby energie 2,5/3,3 V
Typ programovatelné logiky FLASH PLD
Šíření zpoždění 7,36 ns
Stav kvalifikace Nekvalifikovaný
Výška sedu-Max 1,6 mm
Napájecí napětí-Max 3,462 V
Napájecí napětí-Min 2,375 V
Napájecí napětí-Jmen 2,5 V
Pro povrchovou montáž ANO
Teplotní stupeň JINÝ
Ukončení terminálu matný cín (Sn)
Terminálový formulář RACČÍ KŘÍDLO
Rozteč terminálu 0,5 mm
Koncová poloha QUAD
Time@Peak Reflow Temperature-Max (s) 30
Šířka 14 mm

 

 

Představení produktu

Complex Programmable Logic Device (CPLD) je aplikačně specifický integrovaný obvod (ASIC) v integrovaném obvodu LSI (Large Scale Integrated Circuit).Je vhodný pro řízení intenzivního návrhu digitálního systému a jeho řízení zpoždění je pohodlné.CPLD je jedním z nejrychleji rostoucích zařízení v integrovaných obvodech.

Komponenty CPLD

CPLD je komplexní programovatelné logické zařízení s velkým rozsahem a složitou strukturou, které patří do řady velkýchintegrované obvody.

CPLD má pět hlavních částí: blok logického pole, makro jednotku, rozšířený termín produktu, programovatelné drátové pole a řídicí blok I/O.

1. Blok logického pole (LAB)

Blok logického pole se skládá z pole 16 makro buněk a několik LABS je propojeno programovatelným polem (PIA) a globální sběrnicí.

2. Makro jednotka

Makro jednotka řady MAX7000 se skládá ze tří funkčních bloků: logické pole, matice výběru produktu a programovatelný registr.

3. Prodloužený produktový termín

Jeden součinový člen každé buňky makra může být zpětně odeslán zpět do logického pole.

4. Programovatelné drátové pole PIA

Každý LAB může být připojen k vytvoření požadované logiky prostřednictvím programovatelného drátového pole.Tato globální sběrnice je programovatelný kanál, který může připojit jakýkoli zdroj signálu v zařízení k jeho cíli.

5. I/O řídicí blok

Ovládací blok I/O umožňuje individuální konfiguraci každého I/O pinu pro vstup/výstup a obousměrný provoz.

Srovnání CPLD a FPGA

I když obojíFPGAaCPLDjsou programovatelná zařízení ASIC a mají mnoho společných vlastností, vzhledem k rozdílům ve struktuře CPLD a FPGA mají své vlastní vlastnosti:

1.CPLD je vhodnější pro dokončení různých algoritmů a kombinatorické logiky a FP GA je vhodnější pro dokončení sekvenční logiky.Jinými slovy, FPGA je vhodnější pro klopné obvody s bohatou strukturou, zatímco CPLD je vhodnější pro klopné obvody s omezenou strukturou a bohatou strukturou.

2. Struktura spojitého směrování CPLD určuje, že jeho časové zpoždění je jednotné a předvídatelné, zatímco struktura segmentovaného směrování FPGA určuje jeho nepředvídatelnost zpoždění.

3.FPGA má v programování větší flexibilitu než CPLD.CPLD se programuje úpravou logické funkce s pevným vnitřním propojovacím obvodem, zatímco FPGA se programuje změnou zapojení vnitřního zapojení.FP GA lze naprogramovat pod logickým hradlem, zatímco CPLD je naprogramováno pod logickým blokem.

4. Integrace FPGA je vyšší než u CPLD a má složitější strukturu zapojení a implementaci logiky.

5. CPLD je pohodlnější k použití než FPGA.Programování CPLD pomocí technologie E2PROM nebo FASTFLASH, žádný externí paměťový čip, snadné použití.Programovací informace FPGA však musí být uloženy v externí paměti a způsob použití je komplikovaný.

6. CPLDS jsou rychlejší než FPgas a mají větší časovou předvídatelnost.Je to proto, že FPG jsou programování na úrovni brány a distribuovaná propojení jsou přijata mezi CLBS, zatímco CPLDS jsou programování na úrovni logických bloků a propojení mezi jejich logickými bloky jsou soustředěna.

7.Z hlediska programování je CPLD založeno hlavně na programování paměti E2PROM nebo FLASH, doba programování až 10 000krát, výhodou je, že při vypnutí systému se neztratí informace o programování.CPLD lze rozdělit do dvou kategorií: programování na programátoru a programování na systému.Většina FPGA je založena na programování SRAM, programovací informace se ztratí, když je systém vypnutý, a programovací data je třeba zapsat zpět do SRAM z vnějšku zařízení pokaždé, když je zapnuto.Jeho výhodou je, že jej lze programovat kdykoli a lze jej rychle naprogramovat v práci tak, aby bylo dosaženo dynamické konfigurace na úrovni desky a systému.

8.Důvěrnost CPLD je dobrá, důvěrnost FPGA je špatná.

9. Obecně platí, že spotřeba energie CPLD je větší než spotřeba FPGA a čím vyšší je stupeň integrace, tím je zjevnější.


  • Předchozí:
  • Další:

  • Zde napište svou zprávu a pošlete nám ji