objednávka_bg

produkty

DS90UB914ATRHSRQ1 originální zbrusu nový QFN DS90UB914ATRHSRQ1 s prodejcem RE-VALIDATE nabídku prosby

Stručný popis:

Zařízení DS90UB914A-Q1 nabízí rozhraní FPD-Link III s vysokorychlostním dopředným kanálem a obousměrným řídicím kanálem pro přenos dat přes jeden koaxiální kabel nebo diferenciální pár.Zařízení DS90UB914A-Q1 obsahuje diferenciální signalizaci na datových cestách vysokorychlostního dopředného kanálu i obousměrného řídicího kanálu.Deserializér je určen pro spojení mezi imagery a video procesory v ECU (Electronic Control Unit).Toto zařízení je ideální pro řízení video dat vyžadujících až 12bitovou hloubku pixelů plus dva synchronizační signály spolu s obousměrnou sběrnicí řídicího kanálu.


Detail produktu

Štítky produktu

Vlastnosti produktu

TYP POPIS VYBRAT
Kategorie Integrované obvody (IC)

Rozhraní

Serializátory, deserializátory

 

 

 

Mfr Texas Instruments  
Série Automobilový průmysl, AEC-Q100  
Balík Páska a cívka (TR)

Řezaná páska (CT)

Digi-Reel®

 

 

 

Stav produktu Aktivní  
Funkce Deserializátor  
Rychlost přenosu dat 1,4 Gbps  
Typ vstupu FPD-Link III, LVDS  
Typ výstupu LVCMOS  
Počet vstupů 1  
Počet výstupů 12  
Napětí - Napájení 1,71V ~ 3,6V  
Provozní teplota -40 °C ~ 105 °C (TA)  
Typ montáže Pro povrchovou montáž  
Balíček / pouzdro 48-WFQFN odkrytá podložka  
Dodavatelský balíček zařízení 48-WQFN (7x7)  
Základní číslo produktu DS90UB914  
SPQ 1000 KS  

 

Serializer/deserializer (SerDes) je dvojice funkčních bloků běžně používaných ve vysokorychlostní komunikaci pro kompenzaci omezeného vstupu/výstupu.Tyto bloky převádějí data mezi sériovými daty a paralelními rozhraními v každém směru.Termín "SerDes" obecně odkazuje na rozhraní používaná v různých technologiích a aplikacích.Primární použití SerDes je poskytovat přenos dat po jedné lince nebo adiferenciální páraby se minimalizoval počet I/O pinů a propojení.

 

Základní funkce SerDes se skládá ze dvou funkčních bloků: bloku Parallel In Serial Out (PISO) (neboli převodník Parallel-to-Serial) a bloku Serial In Parallel Out (SIPO) (neboli převodník Serial-to-Parallel).Existují 4 různé architektury SerDes: (1) SerDes s paralelními hodinami, (2) SerDes s vestavěnými hodinami, (3) 8b/10b SerDes, (4) Bitově prokládané SerDes.

Blok PISO (Paralelní vstup, sériový výstup) má typicky paralelní hodinový vstup, sadu vstupních datových linek a vstupní datové západky.Může použít interní nebo externísmyčka fázového závěsu (PLL)k vynásobení příchozích paralelních hodin až na sériovou frekvenci.Nejjednodušší forma PISO má jedenposuvný registrkterý přijímá paralelní data jednou za paralelní hodiny a posouvá je na vyšší frekvenci sériového hodin.Implementace mohou také využívat advojitě vyrovnávací pamětizaregistrujte se, abyste se vyhnulimetastabilitapři přenosu dat mezi hodinovými doménami.

Blok SIPO (Serial Input, Parallel Output) má typicky přijímací hodinový výstup, sadu datových výstupních linek a výstupní datové západky.Přijímací hodiny mohly být obnoveny z dat seriálemobnova hodintechnika.Nicméně SerDes, které nevysílají hodiny, používají referenční hodiny k uzamčení PLL na správnou frekvenci Tx, aby se zabránilo nízkýmharmonické frekvencepřítomný vdatový tok.Blok SIPO pak rozděluje příchozí hodiny dolů na paralelní rychlost.Implementace mají obvykle dva registry spojené jako dvojitý buffer.Jeden registr se používá k taktování v sériovém toku a druhý se používá k uchovávání dat pro pomalejší paralelní stranu.

Některé typy SerDes zahrnují bloky kódování/dekódování.Účelem tohoto kódování/dekódování je obvykle umístit alespoň statistické hranice na rychlost přechodů signálu, aby bylo možné snadnějiobnova hodinv přijímači, poskytnoutrámovánía poskytovatDC rovnováha.

Funkce pro DS90UB914A-Q1

  • Kvalifikace pro automobilové aplikace Podpora vstupních pixelů AEC-Q10025-MHz až 100-MHz
    • Teplotní stupeň zařízení 2: –40 ℃ až +105 ℃ rozsah okolní provozní teploty
    • Zařízení HBM ESD klasifikační úroveň ±8kV
    • Zařízení CDM ESD klasifikace úroveň C6
  • Programovatelné datové zatížení: Kontinuální kanál obousměrného řídicího rozhraní s nízkou latencí s podporou I2C při 400 kHz
    • 10bitové užitečné zatížení až 100 MHz
    • 12bitové užitečné zatížení až 75 MHz
  • Multiplexer 2:1 pro výběr mezi dvěma vstupními obrazy
  • Schopný přijímat přes 15m koaxiální nebo 20m stíněné kroucené dvoulinky
  • Robustní provoz Power-Over-Coaxial (PoC).
  • Ekvalizér příjmu se automaticky přizpůsobí změnám ztráty kabelu
  • LOCK výstupní hlášení pin a @SPEED BIST diagnostická funkce pro ověření integrity spojení
  • Jediný zdroj 1,8V
  • Vyhovuje normám ISO 10605 a IEC 61000-4-2 ESD
  • Zmírnění EMI/EMC s programovatelným rozprostřeným spektrem (SSCG) a odstupňovanými výstupy přijímače

Popis pro DS90UB914A-Q1

Zařízení DS90UB914A-Q1 nabízí rozhraní FPD-Link III s vysokorychlostním dopředným kanálem a obousměrným řídicím kanálem pro přenos dat přes jeden koaxiální kabel nebo diferenciální pár.Zařízení DS90UB914A-Q1 obsahuje diferenciální signalizaci na datových cestách vysokorychlostního dopředného kanálu i obousměrného řídicího kanálu.Deserializér je určen pro spojení mezi imagery a video procesory v ECU (Electronic Control Unit).Toto zařízení je ideální pro řízení video dat vyžadujících až 12bitovou hloubku pixelů plus dva synchronizační signály spolu s obousměrnou sběrnicí řídicího kanálu.

Deserializér je vybaven multiplexerem, který umožňuje výběr mezi dvěma vstupními zobrazovači, přičemž jeden je aktivní současně.Primární přenos videa převádí 10bitová nebo 12bitová data na jeden vysokorychlostní sériový tok spolu se samostatným obousměrným přenosem řídicího kanálu s nízkou latencí, který přijímá řídicí informace z portu I2C a je nezávislý na periodě zatemnění videa.

Použití technologie vestavěných hodin TI umožňuje transparentní plně duplexní komunikaci přes jediný diferenciální pár, který přenáší informace o asymetrickém obousměrném řídicím kanálu.Tento jediný sériový tok zjednodušuje přenos široké datové sběrnice přes PCB stopy a kabel tím, že eliminuje problémy se zkreslením mezi paralelními datovými a hodinovými cestami.To výrazně šetří náklady na systém zúžením datových cest, což zase snižuje vrstvy PCB, šířku kabelu a velikost konektorů a kolíků.Vstupy deserializátoru navíc poskytují adaptivní vyrovnání pro kompenzaci ztrát z média na delší vzdálenosti.Interní stejnosměrně vyvážené kódování/dekódování se používá k podpoře AC vázaných propojení.


  • Předchozí:
  • Další:

  • Zde napište svou zprávu a pošlete nám ji