Nové originální integrované obvody integrovaného čipu s logickým logickým obvodem hradlového pole XQR17V16CC44V spot Stock FPGA
Specifikace | |
Kategorie paměti | PROMENÁDA |
Hustota | 16777 kbitů |
Počet slov | 2000 k |
Počet bitů na slovo | 8 bitů |
typ balíčku | KERAMIKA, LCC-44 |
Piny | 44 |
Logická rodina | CMOS |
Napájecí napětí | 3,3 V |
Provozní teplota | -55 až 125 °C (-67 až 257 °F) |
Xilinx představuje vysokohustotní QPro™ XQR17V16 řady Radiation Hardened konfigurace PROM, které poskytují snadno použitelný a nákladově efektivní způsob pro ukládání velkých bitových toků konfigurace Xilinx FPGA.XQR17V16CC44V je 3,3V zařízení s úložnou kapacitou 16 Mb a může pracovat buď v sériovém, nebo v celobajtovém režimu.pro zjednodušené blokové schéma architektury zařízení XQR17V16.
Když je FPGA v režimu Master Serial, generuje konfigurační hodiny, které řídí PROM.Krátký přístupový čas po vzestupné hraně hodin se na výstupním pinu PROM DATA, který je připojen k pinu FPGA DIN, objeví data.FPGA generuje příslušný počet hodinových impulsů pro dokončení konfigurace.Jakmile je nakonfigurován, deaktivuje PROM.Když je FPGA v režimu Slave Serial, PROM i FPGA musí být taktovány příchozím signálem.
Když je FPGA v režimu Master SelectMAP, generuje konfigurační hodiny, které řídí PROM a FPGA.Po vzestupné hraně CCLK jsou data dostupná na pinech PROMs DATA (D0-D7).Data budou taktována do FPGA na následující náběžné hraně CCLK.Když je FPGA v režimu Slave SelectMAP, PROM i FPGA musí být taktovány příchozím signálem.K pohonu CCLK lze použít volně běžící oscilátor.Více zařízení lze zřetězit pomocí výstupu CEO k řízení vstupu CE následujícího zařízení.Hodinové vstupy a DATA výstupy všech PROM v tomto řetězci jsou vzájemně propojeny.Všechna zařízení jsou kompatibilní a lze je kaskádovat s ostatními členy rodiny.Pro programování zařízení buď software Xilinx ISE Foundation nebo ISE WebPACK zkompiluje návrhový soubor FPGA do standardního Hex formátu, který se pak přenese do většiny komerčních programátorů PROM.
Funkce
• Latch-Up Imunita vůči LET >120 MeV/cm2/mg
• Garantovaný TID 50 kRad(Si) na specifikaci 1019,5
• Vyrobeno na epitaxním substrátu
• Úložná kapacita 16Mbit
• Zaručený provoz v celém vojenském teplotním rozsahu: –55°C až +125°C
• Jednorázová programovatelná (OTP) paměť určená pouze pro čtení určená k ukládání konfiguračních bitových toků zařízení Xilinx FPGA
• Duální konfigurační režimy
♦ Sériová konfigurace (až 33 Mb/s)
♦ Paralelní (až 264 Mb/s při 33 MHz)
• Jednoduché rozhraní k Xilinx QPro FPGA
• Kaskádovatelné pro ukládání delších nebo více bitových toků
• Programovatelná polarita resetu (aktivní vysoká nebo aktivní nízká) pro kompatibilitu s různými řešeními FPGA
• Proces s plovoucí bránou CMOS s nízkou spotřebou
• Napájecí napětí 3,3V
• K dispozici v keramických baleních CK44(1)
• Podpora programování od předních výrobců programátorů
• Podpora návrhu pomocí softwarových balíků ISE Foundation nebo ISE WebPACK
• Garantovaná životnost dat po dobu 20 let
Programování
Zařízení lze programovat na programátorech dodaných společností Xilinx nebo kvalifikovanými dodavateli třetích stran.Uživatel musí zajistit, aby byl použit vhodný programovací algoritmus a nejnovější verze softwaru programátoru.Špatná volba může zařízení trvale poškodit.
Popis
• Latch-Up Imunita vůči LET >120 MeV/cm2/mg
• Garantovaný TID 50 kRad(Si) na specifikaci 1019,5
• Vyrobeno na epitaxním substrátu
• Úložná kapacita 16Mbit
• Zaručený provoz v celém vojenském teplotním rozsahu: –55°C až +125°C
• Jednorázová programovatelná (OTP) paměť určená pouze pro čtení určená k ukládání konfiguračních bitových toků zařízení Xilinx FPGA
• Duální konfigurační režimy
♦ Sériová konfigurace (až 33 Mb/s)
♦ Paralelní (až 264 Mb/s při 33 MHz)
• Jednoduché rozhraní k Xilinx QPro FPGA
• Kaskádovatelné pro ukládání delších nebo více bitových toků
• Programovatelná polarita resetu (aktivní vysoká nebo aktivní
Low) pro kompatibilitu s různými řešeními FPGA
• Proces s plovoucí bránou CMOS s nízkou spotřebou
• Napájecí napětí 3,3V
• K dispozici v keramických baleních CK44(1)
• Podpora programování předním programátorem
výrobci
• Podpora návrhu pomocí ISE Foundation nebo ISE
Softwarové balíčky WebPACK
• Garantovaná životnost dat po dobu 20 let