LVDS Serializer 2975Mbps Automobilový 40pinový WQFN EP T/R DS90UB927QSQX/NOPB
Vlastnosti produktu
TYP | POPIS |
Kategorie | Integrované obvody (IC) |
Mfr | Texas Instruments |
Série | Automobilový průmysl, AEC-Q100 |
Balík | Páska a cívka (TR) Řezaná páska (CT) Digi-Reel® |
SPQ | 2500 T&R |
Stav produktu | Aktivní |
Funkce | serializátor |
Rychlost přenosu dat | 2,975 Gbps |
VstupTyp | FPD-Link, LVDS |
Typ výstupu | FPD-Link III, LVDS |
Počet výstupů | 13 |
Počet výstupů | 1 |
Napětí - Napájení | 3V ~ 3,6V |
Provozní teplota | -40 °C ~ 105 °C (TA) |
Typ montáže | Pro povrchovou montáž |
Balíček / pouzdro | 40-WFQFN odkrytá podložka |
Dodavatelský balíček zařízení | 40-WQFN (6x6) |
Základní číslo produktu | DS90UB927 |
1.
Analýzou průběhu i2c slave také zjistíte velmi zajímavý jev, při čtení dat registru slave nejprve vydá svůj průběh pro předčtení, např. pro přečtení údajů registrované adresy 0x00, uvidíte na křivce poté, co master vydal adresu zápisového registru 0x00, poté vydá adresu slave pro čtení (R/W = (R/W = 1), slave vydá 8 křivek SCL pro předběžné čtení ihned po načtení křivky vydáno, a těchto 8 hodin neodpovídá na hlavní straně, hlavní bude vydán později, takže podřízený je ekvivalentní vydání jako první.
Návrh tohoto místa je velmi chytrý, protože protokol i2c stanoví, že k natažení i2c může dojít pouze v devátém bitu, tedy bitu ACK.vlnovou křivku nelze vytáhnout a v tomto okamžiku nejsou přijímána žádná data z podřízeného zařízení, takže nastává problém.
Přístup TI spočívá v tom, že vzhledem k tomu, že vpředu je akce zápisu, po níž následuje čtená podřízená adresa odeslaná bezprostředně poté, je jasné, že registrovaná adresa, která má být přečtena, je ta, která je zapsána v popředí, takže master pošle čtenou podřízenou adresu. v 9bitovém ACK pull při odesílání osmi SCL pro čtení a zápis do registru a poté uvolnění SCL, master detekuje uvolnění SCL poté, co master detekuje, že SCL je uvolněn a znovu odešle hodiny čtení dat, v tomto okamžiku se data vrátí do PROCESOR.
2.
Společné termíny nebo terminologie LVDS
1) Diferenciální pár: Týká se přenosu signálu LVDS pomocí dvou výstupních budičů k řízení dvou přenosových linek, z nichž jedna nese signál a druhá jeho komplementární signál.Požadovaný signál je rozdíl v napětí mezi dvěma přenosovými linkami, které přenášejí informace o signálu, které mají být přenášeny.
2) Signální pár: odkazuje na obvod rozhraní LVDS, kde výstupem každého kanálu přenosu dat nebo kanálu přenosu hodin jsou dva signály (kladný a záporný výstup)
3) Zdroj: Zařízení, které generuje kolekci textových, grafických, obrazových, zvukových a obrazových dat.
4) Receiver (Sink): zařízení, které zpracovává a zobrazuje data.
5) FPD-LINK: Flat Panel Display Link, specifikace vysokorychlostního digitálního video rozhraní založená na standardu LVDS vytvořeném společností National Semiconductor v roce 1996 (získaná společností Texas Instruments TI v roce 2011) pro podporu přenosu dat z grafického řadiče na LCD panel.
6) GMSL: Gigabit Multimedia Serial Link, formát protokolu přenosu signálu LVDS vyvinutý společností Maxim na základě standardu LVDS.
7) Dopředný kanál: Vysokorychlostní kanál pro přenos dat ze serializátoru do deserializátoru.
8) Backchannel: Také nazývaný Reverzní kanál, odkazuje na kanál nízkorychlostního přenosu dat z deserializátoru do serializátoru.